Internet Explorer 서비스 종료 안내

Internet Explorer(IE) 11 및 이전 버전에 대한 지원이 종료되었습니다.

원활한 이용을 위해 Chrome, Microsoft Edge, Safari, Whale 등의 브라우저로 접속해주세요.

리스트박스

합격 자소서

LG디스플레이 / 제조 공정장비 / 2022 상반기

홍익대 / 전자전기공학부 / 학점 3.66 / 토익: , 토익스피킹: , 오픽: IH, 기타: / 사회생활 경험: / 반도체공정실습 / 한국사검정시험: , 컴퓨터활용능력: , 기타: 전기기사

보고있는 합격자소서 참고해서 내 자소서 작성하기닫기
마음에 드는 문장을 스크랩 할 수 있어요!
지금 바로 PC에서 이용해보세요.

최고 품질의 상품들을 지금보다 더 많은 소비자들이 여러 유통 채널에서 더욱 폭 넓고 쉽게...



1. 직무 지식/경험 지원 직무와 관련된 수강 과목 및 경험을 간략하게 기술하여 주시기 바랍니다. Guide> 학교수강교과목, 외부교육수강 이력, 프로젝트 경험 등을 제목/경험/성적(또는 성과) 등으로 기술하여 주시기 바랍니다. 1. ULSI 공학 학교 교과목 - 성적 : A 4/4.5 - 주요 경험, 습득 지식 1: 포토리소그래피, 식각, 증착 등의 TFT 제작에 필수적인 공정 과정을 학습하며 트랜지스터 제작의 전체적인 흐름을 이해할 수 있었습니다. 2: 단위 공정에서 중요시되는 요소를 학습하며 각 공정에서 발생할 수 있는 문제와 이를 해결하는 기술 등의 지식을 습득했습니다. 3: SRIM, TCAD과 같은 시뮬레이션 프로그램을 이용해 공정 데이터를 도출하고 excel로 정리하여 분석하는 경험을 했습니다. 2. 반도체 제조 공정 개발 part 1,2 외부교육 1: 단위 공정뿐만이 아닌 공정설비에 대해 학습하며 각 포토리소그래피, 에치 공정 등의 설비의 구성과 동작 원리, 그리고 설비 상 발생할 수 있는 문제 및 해결 방법에 대한 지식을 습득했습니다. 2: 단위 공정의 최적화를 위한 공정 능력 분석을 위한 요소와 방법을 학습하며 공정의 적합성을 판단할 수 있는 지식을 습득했습니다. 3. 반도체 소자 제작 및 특성 분석 과정 외부교육 1: 클린룸에서 포토리소그래피, 식각, 증착 등의 공정을 통해 트랜지스터를 직접 제작하며 단위공정에 대한 이해에서 그치지 않고, 전체 공정을 통합적으로 이해할 수 있었습니다. 2: 제작한 트랜지스터의 I-V 특성을 측정하며 공정상의 분석을 통해 목표 동작 특성이 나오지 않는 문제의 원인을 고찰했습니다. 이를 통해 단위공정 상 발생한 문제가 다른 공정에 미치는 변화를 알 수 있었습니다. 3: 팀원들과 함께 트랜지스터에 발생한 문제의 원인에 대한 가설을 세운 후, 문제의 원인이 된 공정을 개선할 수 있는 방안을 찾기 위해 소통하며 공정장비 엔지니어의 직무를 경험했습니다. 4. 다학제 협업설계 프로젝트 - 성적 : A 4/4.5 - 주요 경험, 습득 지식 1: 작품을 설계하며 회로 설계 등, 저항값 설정 등의 전공 분야를 다른 전공의 학생들에게 설명하고 이해시키는 과정을 통해, 다른 분야의 엔지니어와의 협업을 경험했습니다. 2. 직무 관련 강점 지원 직무 수행과 연계한 본인만의 경쟁력 및 강점을 기술하여 주시기 바랍니다. 공정장비 엔지니어는 공정 및 불량을 개선하고 단위 공정을 최적화하여 수율을 높이는 역할을 수행합니다. 이와 같은 직무를 수행하기 위해선 제조 공정에 대한 전공지식, 공정 데이터 분석을 위한 역량, 그리고 공정 과정에서 발생하는 이슈의 신속한 원인 파악 및 개선이 가능한 문제해결능력이 필요할 것입니다. 첫 번째로 ‘ULSI 공학’ 과목 중, SRIM, TCAD 등의 시뮬레이션을 사용하여 공정 데이터를 분석하는 경험을 했습니다. 이론으로 학습한 증착, 이온주입, 식각 등의 공정을 시뮬레이션을 이용해 공정 데이터를 도출하였고, 이를 excel을 이용하여 그래프로 정리하는 등의 활동을 했습니다. 이러한 경험은 입사 후 도출된 공정 데이터를 분석/가공하여 유의미한 결과를 도출해내는데 큰 도움이 될 것이라 생각합니다. 두 번째로 ‘반도체 소자 제작 및 특성 분석 과정’ 공정 실습 교육 중, 트랜지스터에 발생한 문제를 팀원들과 함께 분석하며 가설을 세우고 검증하며 문제의 원인을 찾은 경험이 있습니다. 모든 공정을 마친 후 현미경을 통해 트랜지스터를 확인한 결과 4um 이하의 MOSFET의 gate 패턴이 지워진 치명적인 결함을 확인했습니다. 이에 팀원들과 함께 gate가 제거될 가능성이 있는 공정을 찾아 원인을 파악하기 시작했습니다. 그 결과 직접 웨이퍼를 핸들링하여 디벨롭 용액에 집어넣는 과정에서 용액에 먼저 잠긴 부분이 더 많이 디벨롭되어 PR이 제거되었고, 이 부분이 이후의 에칭 공정에서 제거되어 gate가 제거되었다는 가설을 세웠습니다. 이 가설에 의거하여 디벨롭 용액에 먼저 잠기지 않은 부분은 아직 gate의 패턴이 남아있을 것이라 판단했고, 현미경을 통해 웨이퍼의 플랫 존 부근의 다이를 끈기 있게 전부 확인하여 결국 gate 패턴이 남아있는 다이를 발견하며 가설을 검증할 수 있었습니다. 이러한 경험은 공정장비 엔지니어로 공정상 이슈에 대한 신속한 대응과 해결 및 개선을 하는데 큰 도움이 될 것이라 확신합니다.