Internet Explorer 서비스 종료 안내

Internet Explorer(IE) 11 및 이전 버전에 대한 지원이 종료되었습니다.

원활한 이용을 위해 Chrome, Microsoft Edge, Safari, Whale 등의 브라우저로 접속해주세요.

리스트박스

합격 자소서

삼성전자 / 파운드리사업부_회로설계 / 2024 상반기

인하대학교 / 정보통신공학과 / 학점 3.85/4.5 / 오픽: IH / 사회생활 경험: 한국철도기술연구원 인턴 1회 / 우수논문상 수상, VE경진대회 입상

보고있는 합격자소서 참고해서 내 자소서 작성하기닫기
마음에 드는 문장을 스크랩 할 수 있어요!
지금 바로 PC에서 이용해보세요.

최고 품질의 상품들을 지금보다 더 많은 소비자들이 여러 유통 채널에서 더욱 폭 넓고 쉽게...



1. (700) " STT-MRAM" 1 MRAM - . 1 . . 3 . IDEC NCS , Commercial 28nm STT-MRAM Physical Layout . STT-MRAM , . Layout , . . 2. , .( ) (1500) " " . . . / . . . , . . " " . STT-MRAM Physical Layout Poly-parallel Perpendicular . Layout . , EDA Layout . 9 . Layout , . , . . " " , . . 1 . . , . , . 3. . 1000 ( 2000) "ESG " 19 . . . , . . . . . . , . . . , . . . ESG , 4. / , . "STT-MRAM Poly-Perpendicular " STT-MRAM . Poly-Parallel Perpendicular . Poly-Perpendicular Poly Poly , 4 metal line . read/write 2 write transistor width , width 144n . "EDA tool " HSPICE, Finesim, Custom Waveview, virtuoso, Calibre DRC LVS , Pre/Post-Simulation . FeRAM PIM Layout . "CMOS " Python Hspice Layout . Commercial 28nm DRC D-FF Layout , Layout . Design rule Layout Back-end . MRAM FeRAM spec . Layout .

합격 자소서

삼성전자 / 파운드리사업부_회로설계 / 2024 상반기

인하대학교 / 정보통신공학과 / 학점 3.85/4.5 / 오픽: IH / 사회생활 경험: 한국철도기술연구원 인턴 1회 / 우수논문상 수상, VE경진대회 입상

보고있는 합격자소서 참고해서 내 자소서 작성하기닫기
마음에 드는 문장을 스크랩 할 수 있어요!
지금 바로 PC에서 이용해보세요.

최고 품질의 상품들을 지금보다 더 많은 소비자들이 여러 유통 채널에서 더욱 폭 넓고 쉽게...



1. (700) " STT-MRAM" 1 MRAM - . 1 . . 3 . IDEC NCS , Commercial 28nm STT-MRAM Physical Layout . STT-MRAM , . Layout , . . 2. , .( ) (1500) " " . . . / . . . , . . " " . STT-MRAM Physical Layout Poly-parallel Perpendicular . Layout . , EDA Layout . 9 . Layout , . , . . " " , . . 1 . . , . , . 3. . 1000 ( 2000) "ESG " 19 . . . , . . . . . . , . . . , . . . ESG , 4. / , . "STT-MRAM Poly-Perpendicular " STT-MRAM . Poly-Parallel Perpendicular . Poly-Perpendicular Poly Poly , 4 metal line . read/write 2 write transistor width , width 144n . "EDA tool " HSPICE, Finesim, Custom Waveview, virtuoso, Calibre DRC LVS , Pre/Post-Simulation . FeRAM PIM Layout . "CMOS " Python Hspice Layout . Commercial 28nm DRC D-FF Layout , Layout . Design rule Layout Back-end . MRAM FeRAM spec . Layout .