인하대학교 / 정보통신공학과 / 학점 3.85/4.5 / 오픽: IH / 사회생활 경험: 한국철도기술연구원 인턴 1회 / 우수논문상 수상, VE경진대회 입상
보고있는 합격자소서 참고해서 내 자소서 작성하기
새창
목록
마음에 드는 문장을 스크랩 할 수 있어요!
지금 바로 PC에서 이용해보세요.
최고 품질의 상품들을 지금보다 더 많은 소비자들이 여러 유통 채널에서 더욱 폭 넓고 쉽게...
1. 삼성전자를 지원한 이유와 입사 후 회사에서 이루고 싶은 꿈을 기술하시오(700자)
"초격차를 위한 차세대 반도체 STT-MRAM"
이번 해 1월 삼성전자에서 세계최초로 MRAM 기반 인-메모리 컴퓨팅을 구현했다는 기사를 접하였습니다.
이미 반도체 시장 점유율 1위를 차지하고 있는 삼성전자가 기술우위를 통해
최고의 제품과 서비스를 창출하려는 모습을 볼 수 있었습니다.
이러한 삼성전자에서 차세대 반도체 기술발전에 이바지하고 싶은 꿈이 있어
삼성전자 메모리 사업부에 지원하게 되었습니다.
3학년 때 시작한 학부 연구생 활동으로 회로 및 시스템 연구실에서
정보 연산에 도움을 주는 반도체에 흥미를 느끼게 되었습니다.
해당 분야에 대해 더 공부하기 위하여 IDEC 및 NCS를 통한 반도체 교육을 진행하였고,
Commercial 28nm 공정을 활용하여
STT-MRAM 메모리 셀의 Physical Layout 설계 및 연구를 진행하였습니다.
연구를 수행하며 STT-MRAM의 장점인 데이터 안정성,
비휘발성의 특성의 활용도가 무궁무진하다고 느꼈습니다.
특히 Layout 설계를 통해 집적도를 향상하는 일이 매력적이게 느껴졌고,
이로부터 차세대 소자를 통한 반도체 제품을 양산하고 싶다는 목표가 생겼습니다.
상기 경험을 바탕으로 입사 후 삼성전자의 일원으로서
온칩러닝이 가능한 차세대 반도체 기술발전에 기여하도록 하겠습니다.
2. 본인의 성장과정을 간략히 기술하되 현재의 자신에게 가장 큰 영향을 끼친 사건,
인물 등을 포함하여 기술하시기 바랍니다.( ※작품 속 가상인물도 가능) (1500자)
"자기 자신과의 싸움을 시작하다"
어제의 나보다 성장한 모습을 가지는 것은 중요하다고 생각합니다.
이러한 모습을 꿈꾸는 제가 배우게 된 계기는 웨이트 트레이닝입니다.
이 운동은 같은 동작을 반복해서 수행합니다.
단지 이전에 했던 무게/개수보다 더 많이 하는 것에 의미를 둡니다.
결국 경쟁자는 어제의 자신입니다.
성공한 사람들은 전보다 더 나은 사람이 되어야 한다고 말합니다.
저는 매일 아침 과거보다 발전된 모습을 위해운동을 시작하였고,
이는 일상에도 영향을 주었습니다.
삼성전자에 입사하게 된다면 이러한 마음가짐을 바탕으로
점점 더 성장하는 엔지니어가 되는 모습을 보여드리도록 하겠습니다.
"새로운 아이디어로의 도전"
회로 및 시스템 연구실에서 자발적으로 프로젝트 업무에 도전하고
새로운 아이디어로 문제를 해결하며 엔지니어의 주요역량을 깨달은 경험이 있습니다.
STT-MRAM 메모리 셀의 Physical Layout 설계를 진행하며 기존의 Poly-parallel 방식과는
다른 방식인 Perpendicular한 방식으로의 설계를 진행해보고자 하였습니다.
이전 프로젝트인 Layout 자동화 연구를 통해 쌓은 신뢰로 개인적으로 프로젝트를 수행할 수 있게 되었습니다.
프로젝트 진행에 있어 다양한 역량과 기본 지식이 필요하였고,
학부생 때는 다뤄보지 못하는 EDA 툴을 사용하여 Layout 설계를 진행하였기 때문에
시작부터 난관에 부딪혔습니다. 주말과 평일을 가리지 않고
오전 9시부터 나와 툴 사용법과 관련 내용에 대한 지식을 쌓았으며
연구실의 선배님에게 매일같이 조언을 구했습니다.
이를 통해 메모리 셀 Layout의 전체적인 구조에 대해 이해를 할 수 있었으며,
새로운 구조의 설계에 성공할 수 있었습니다.
힘든 업무였지만 도전하는 것에 대한 자신감을 얻을 수 있었고,
이 과정으로 설계 역량뿐 아니라 엔지니어의 본분에 대해서도 깨달을 수 있었습니다.
적극적인 도전으로 새로운 아이디어를 낸 경험을 통해 끊임없는 창의적 개선으로
문제 상황을 극복해 나가는 엔지니어가 되겠습니다.
"라이프아카데미 활동을 통한 공동체 문제 해결"
제품에 요구사항에 부합하는 회로를 설계하기 위해서는 설계역량도 중요하지만,
다른 부서와의 협업을 통해서 하나의 제품으로 완성해 나가는 과정이 필수적이라고 생각합니다.
회로설계 직무를 목표로 하는 저에게는 소통이라는 강점이 있습니다.
1년간의 라이프 아카데미 활동에서 다양한 학과 사람들과의 협업으로
공동체 문제를 해결하는 경험을 하였습니다. 진행과정 중 아이디어 제안 과정에 있어
서로 자신의 전공에 부합하는 아이디어를 주장하는 갈등이 생겼습니다.
가장 좋은 한 개의 아이디어를 고르는 방식으로는 갈등의 해결방안이 될 수 없다고 생각하였고,
모든 팀원의 아이디어를 분석하는 과정을 통해 프로젝트를 진행하는 시간을 마련하였습니다.
이를 통해 서로의 아이디어의 장점을 융합한 아이디어를 창출할 수 있었고,
대외활동을 성공적으로 마무리할 수 있었습니다.
3. 최근 사회 이슈 중 중요하다고 생각되는 한 가지를 선택하고
이에 관한 자신의 견해를 기술해 주시기 바랍니다.
1000자 이내 (영문작성 시 2000자)
"ESG핵심 그린 데이터센터"
코로나 19로 원격교육과 재택근무 같은 새로운 생활 패러다임으로
늘어나는 데이터 수요에 맞춰 이와 관련된 기업들의 대규모 데이터센터 구축이 증가하고 있습니다.
일반적으로 데이터센터는 환경오염을 유발하지 않는 시설로 생각할 수 있습니다.
공장과 같이 눈에 보이는 유해물질이 배출되지 않기 때문입니다.
하지만 시설 특성상 하루도 쉬지 않고 가동해야 하고,
가동 중인 서버에서 발생하는 열을 식히기 위한 냉방설비를 끊임없이 시켜야 하는 이유로
온실가스를 배출하는 대표적인 시설로 꼽힙니다.
발생하는 열을 줄이기 위해 데이터센터를 차가운 바닷속이나 추운 극지방에 짓는 예도 있습니다.
하지만 무엇보다 처음부터 열이 덜 발생하는 저전력 반도체를 만드는 것이 중요하다고 생각합니다.
저전력 반도체 기술의 발전을 통해 데이터센터의 전력효율도 높일 수 있을 뿐 아니라
탄소 감소 효과까지 기대할 수 있습니다. 데이터센터에는 한 개의 반도체가 아니라
수백 수천 개의 반도체가 들어가기 때문에 한 개의 저전력 반도체 개발의 파급효과는 매우 크다고 볼 수 있습니다.
이러한 저전력 반도체 시장을 선점하기 위해서는 다음과 같은 노력이 필요합니다.
첫째, 차세대 반도체 시장 주도권을 위한 선제 투자입니다. 시장 점유율을 높이기 위해서는
다른 기업보다 우수한 성능의 제품을 선보여야 합니다. 그래서 기술개발과
그에 맞춘 공정설비를 누가 먼저 투자할 수 있는지가 중요하다고 생각합니다.
둘째, 공정기술의 고도화입니다. 최적의 전력을 소비할 수 있는 반도체를 개발하더라도
수율이 나오지 않는다면 시장에서 경쟁력을 잃을 것입니다.
공정기술의 고도화로 안정적인 수율을 확보한다면 이 수익성은 또 다른 투자의 선순환으로 이루어질 것입니다.
이러한 노력을 통하여 ESG를 선도할 수 있다면, 미래 시장 경쟁력을 갖출 수 있다고 생각합니다
4. 지원한 직무 관련 본인이 갖고 있는 전문 지식/경험을 작성하고,
이를 바탕으로 본인이 지원 직무에 적합한 사유를 구체적으로 서술해주시기 바랍니다.
"STT-MRAM 메모리셀 Poly-Perpendicular 방식 설계"
연구실에서 개인 프로젝트로 STT-MRAM 메모리셀 설계를 경험하였습니다.
기존의 Poly-Parallel 방식이 아닌 Perpendicular한 방식으로 설계를 진행하였습니다.
Poly-Perpendicular한 방식으로 설계를 진행하였기 때문에
Poly 와 Poly 사이 간격오류로 인하여 면적이 커지는 문제가 생겼지만,
메모리 셀을 4개씩 합쳐 metal line을 공유하는 방식으로 설계해 면적을 줄일 수 있었습니다.
read/write 각각 2개의 트랜지스터 중에서 write transistor의 width만 변경하는 방식으로
기존 설계 방식과 면적을 비교 하였고, width가 144n 이상으로 증가하였을때
면적의 이득이 있음을 확인하였습니다.
"EDA tool을 사용한 회로 설계 및 검증"
HSPICE, Finesim, Custom Waveview, virtuoso, Calibre 을 사용하여 DRC 및 LVS를 검증하였고,
Pre/Post-Simulation 을 통해 회로의 결과를 분석하였습니다.
가장 최근에는 FeRAM을 활용한 PIM의 Layout 설계 및 회로 검증을 진행하였습니다.
"CMOS기반 회로 설계 자동화 시스템"
Python과 Hspice를 활용한 Layout 자동화 설계를 경험하였습니다.
Commercial 28nm 공정의 DRC에 맞춰 D-FF Layout 자동화를 설계 하였고,
직접 배치한 Layout과의 비교도 진행하였습니다.
Design rule이 보장되는 Layout 설계를 통하여 회로 설계의 Back-end 과정의 시간을 단축 할 수 있었습니다.
저는 MRAM과 FeRAM 기술 설계와 목표 spec에 맞도록 오류를 수정해가는 경험을 통해
회로설계 부분의 전문성을 향상시키기 위해 노력해왔습니다.
Layout 설계 경험과 회로 검증 경험을 기반으로 제품의 요구사항을 정확히 분석하여
이에 맞는 회로를 설계하는 엔지니어가 되겠습니다.